0去购物车结算
购物车中还没有商品,赶紧选购吧!
当前位置: 图书分类 > 物理 > 光学 > 集成电路器件抗辐射加固设计技术

相同语种的商品

浏览历史

集成电路器件抗辐射加固设计技术


联系编辑
 
标题:
 
内容:
 
联系方式:
 
  
集成电路器件抗辐射加固设计技术
  • 书号:9787030747143
    作者:闫爱斌等
  • 外文书名:
  • 装帧:平装
    开本:B5
  • 页数:214
    字数:282000
    语种:zh-Hans
  • 出版社:科学出版社
    出版时间:2023-03-01
  • 所属分类:
  • 定价: ¥129.00元
    售价: ¥101.91元
  • 图书介质:
    纸质书

  • 购买数量: 件  可供
  • 商品总价:

相同系列
全选

内容介绍

样章试读

用户评论

全部咨询

本书从集成电路器件可靠性问题出发,具体阐述了辐射环境、辐射效应、软错误和仿真工具等背景知识,详细介绍了抗辐射加固设计(RHBD)技术以及在该技术中常用的相关组件,重点针对表决器、锁存器、主从触发器和静态随机访问存储器(SRAM)单元介绍了经典的和新颖的RHBD技术,扼要描述了相关实验并给出了容错性能和开销对比分析。本书共分为6章,分别为绪论、常用的抗辐射加固设计技术及组件、表决器的抗辐射加固设计技术、锁存器的抗辐射加固设计技术、主从触发器的抗辐射加固设计技术以及SRAM 单元的抗辐射加固设计技术。通过学习本书内容,读者可以强化对集成电路器件抗辐射加固设计技术的认知,了解该领域的当前最新研究成果和相关技术。
样章试读
  • 暂时还没有任何用户评论
总计 0 个记录,共 1 页。 第一页 上一页 下一页 最末页

全部咨询(共0条问答)

  • 暂时还没有任何用户咨询内容
总计 0 个记录,共 1 页。 第一页 上一页 下一页 最末页
用户名: 匿名用户
E-mail:
咨询内容:

目录

  • 目录
    前言 
    第1章 绪论 1 
    1.1 辐射环境 2 
    1.1.1 自然辐射环境 2 
    1.1.2 人造辐射环境 6 
    1.2 辐射效应 6 
    1.2.1 单粒子效应 6 
    1.2.2 累积效应 9 
    1.3 重要概念 9 
    1.3.1 故障、错误与失效 9 
    1.3.2 软错误 10 
    1.4 软错误模型 10 
    1.4.1 器件级模型 10 
    1.4.2 电路级模型 11 
    1.5 电子设计自动化仿真工具 12 
    1.5.1 Synopsys HSPICE 12 
    1.5.2 Cadence Virtuoso 13 
    1.6 基于RHBD技术的集成电路器件存在的问题 14 
    1.7 本章小结 14 
    第2章 常用的抗辐射加固设计技术及组件 15 
    2.1 常用的抗辐射加固设计技术 15 
    2.1.1 空间冗余技术 15 
    2.1.2 时间冗余技术 16 
    2.2 常用的抗辐射加固组件 18 
    2.2.1 C单元 18 
    2.2.2 1P2N和2P1N单元 21 
    2.2.3 DICE单元 22 
    2.2.4 施密特反相器 24 
    2.3 抗辐射能力的定义 25 
    2.4 本章小结 27 
    第3章 表决器的抗辐射加固设计技术 28 
    3.1 传统的表决器设计 28 
    3.2 基于多级C单元的表决器设计 29 
    3.2.1 电路结构与工作原理 30 
    3.2.2 实验验证与对比分析 37 
    3.3 基于电流竞争的表决器设计 39 
    3.3.1 电路结构与工作原理 40 
    3.3.2 表决器的应用 42 
    3.3.3 实验验证与对比分析 46 
    3.4 本章小结 56 
    第4章 锁存器的抗辐射加固设计技术 57 
    4.1 未加固的标准静态锁存器设计 57 
    4.2 经典的抗辐射加固锁存器设计 58 
    4.2.1 抗单节点翻转的锁存器设计 58 
    4.2.2 抗双节点翻转的锁存器设计 62 
    4.2.3 抗三节点翻转的锁存器设计 70 
    4.2.4 过滤SET脉冲的锁存器设计 74 
    4.3 单节点翻转自恢复的RFC锁存器设计 79 
    4.3.1 电路结构与工作原理 79 
    4.3.2 实验验证与对比分析 80 
    4.4 抗双/三节点翻转的锁存器设计 85 
    4.4.1 HSMUF双容锁存器 86 
    4.4.2 基于浮空点的双容锁存器 89 
    4.4.3 超低开销的LCDNUT/LCTNUT锁存器 96 
    4.4.4 恢复能力增强的DNUCT/TNUCT锁存器 102 
    4.4.5 完全三恢的锁存器 110 
    4.5 过滤SET脉冲的锁存器设计 111 
    4.5.1 PDFSR锁存器 111 
    4.5.2 RFEL锁存器 116 
    4.6 本章小结 126 
    第5章 主从触发器的抗辐射加固设计技术 127 
    5.1 未加固的主从触发器设计 127 
    5.2 经典的抗辐射加固主从触发器设计 128 
    5.3 抗节点翻转主从触发器设计 130 
    5.3.1 电路结构与工作原理 130 
    5.3.2 实验验证与对比分析 134 
    5.4 本章小结 145 
    第6章 SRAM单元的抗辐射加固设计技术 146 
    6.1 未加固的SRAM存储单元设计 146 
    6.1.1 6TSRAM 146 
    6.1.2 8TSRAM 148 
    6.2 经典的抗辐射加固SRAM存储单元设计 149 
    6.2.1 抗单节点翻转的SRAM存储单元设计 149 
    6.2.2 抗双节点翻转的16T SRAM存储单元设计 163 
    6.3 抗单节点翻转的SRAM存储单元设计 164 
    6.3.1 QCCM10T/QCCM12T SRAM 164 
    6.3.2 QCCS/SCCS SRAM 173 
    6.3.3 SRS14T/SESRS SRAM 183 
    6.4 抗双节点翻转的SRAM存储单元设计 193 
    6.4.1 电路结构与工作原理 193 
    6.4.2 实验验证与对比分析 200 
    6.5 本章小结 206 
    参考文献 207
帮助中心
公司简介
联系我们
常见问题
新手上路
发票制度
积分说明
购物指南
配送方式
配送时间及费用
配送查询说明
配送范围
快递查询
售后服务
退换货说明
退换货流程
投诉或建议
版权声明
经营资质
营业执照
出版社经营许可证